20191114_2019 RISC-V CON 北京場

最熱門的RISC-V持續發燒,未來CPU的局面將如何演變?RISC-V生態圈又會如何發展?就讓晶心帶您深入瞭解!

Andes RISC-V Con會議內容,包含RISC-V在市場發展的最新動向,亦分享針對人工智慧及物聯網的RISC-V解決方案,這將是您瞭解RISC-V趨勢的最佳機會!

2019 RISC-V CON 北京場
日期:2019年11月14日(四)

時間:13:00~17:20 

地點:中國北京麗亭華苑酒店

活動網站 

 
Continue Reading20191114_2019 RISC-V CON 北京場

20191015_2019 RISC-V CON 矽谷場


最熱門的RISC-V持續發燒,未來CPU的局面將如何演變?RISC-V生態圈又會如何發展?就讓晶心帶您深入瞭解!

Andes RISC-V Con會議內容,包含RISC-V在市場發展的最新動向,亦分享針對人工智慧及物聯網的RISC-V解決方案,這將是您瞭解RISC-V趨勢的最佳機會!

2019 Andes RISC-V Con 矽谷場
日期:2019年10月15日 

時間: 9:00~15:00

地點:美國矽谷 David’s Restaurant

活動網站

 點擊相關主題即可下載演講投影片
 
Continue Reading20191015_2019 RISC-V CON 矽谷場

晶心推出N22商業等級RISC-V CPU FreeStart計畫

AndesCore™ N22 RISC-V CPU IP整合了中斷控制器、本地記憶體、
指令快取、除錯支援和可選用的AHB平台

【台灣新竹】2019年6月24日──32/64位元高效能、低功耗、精簡CPU核心領導供應商晶心科技,採用其CPU晶片的總出貨量於2018年超過一年10億顆,今日宣布推出RISC-V FreeStart計畫,提供各界可以簡單又快速的方式得到商業等級RISC-V CPU核心N22來打造可靠的SoC。AndesCore™ N22是極精簡、低功耗和高效能的入門級RISC-V CPU IP,現已開放免費下載。N22效能達同級別間最高的3.95 Coremark/MHz,並提供豐富的可配置功能,包括乘法器、中斷控制器、本地記憶體、指令快取、除錯支援和可選用的AHB平台。透過RISC-V FreeStart計畫,無需CPU IP前期授權費用,工程師便能設計出基於RISC-V架構的SoC。

「RISC-V可被快速採用並創造高需求,尤其是MCU級別的應用。」晶心科技總經理林志明表示,「工程師需要小型、低功耗又高效能的商業等級RISC-V核心來打造多元的SoC。不像一般開源RISC-V CPU不僅功能有限、缺乏說明文件,還須先經SoC工程師驗證;而採用商業等級的晶心科技N22 CPU便能跳過這些耗時又無法增加最終SoC價值的步驟,並將寶貴研發資源集中於提升產品價值。」

「N22 CPU是小型雙級管線的32位元RV32I/EMAC RISC-V CPU核心,具備16或32個一般用途暫存器、乘法器以及壓縮指令。N22也支援許多獨特可配置功能,例如硬體堆疊保護的StackSafe™、有效管理能源的PowerBrake、可有效精簡程式碼技術的CoDense™、以及提升效能的本地記憶體和指令快取。」晶心科技技術長暨執行副總經理蘇泓萌表示,「FreeStart計畫亦提供一年的技術支援(需額外選購)和預先整合的AHB平台及常用的周邊IPs,省下尋找供應商和整合設計的時間。除此之外,RISC-V FreeStart計畫還能利用晶心科技全球下載量已超過1.5萬次的專業軟體開發環境AndeSight™ IDE,加速整體開發速度。AndeSight™ IDE現也開放免費下載,歡迎大家使用。」

供應狀況
RISC-V FreeStart計畫已正式推出,無論是產業人士、研究界或學界都歡迎參加並簽署線上授權協議下載N22處理器來進行評估效能、實驗、研究、出版論文、專案開發或推出原型產品(Prototyping) – 例如FPGA或晶片樣品等等活動。FreeStart計畫亦提供量產方案,讓業界、研究機構和學術單位等都能設計商用晶片(需付權利金)或作為研究之用。設計團隊亦能選購技術支援方案,此方案包括線上e-service技術支援、用於SoC整合的AHB平台RTL程式碼、以及一套Corvette F1 FPGA 開發板。欲瞭解更多資訊,請至FreeStart.andestech.comfs.andestech.com查詢。

Continue Reading晶心推出N22商業等級RISC-V CPU FreeStart計畫

晶心科技推出RISC-V多核心處理器及DSP指令集

【台灣新竹】晶心科技在其共同主持的RISC-V台灣地區研討會上首度公開其32位元A25MP和64位元AX25MP RISC-V多核處理器。 A25MP和AX25MP是第一款具備完整DSP指令集的商用RISC-V核心。經由具備快取記憶體一致性管理 (cache-coherent)的多核處理器,和基於晶心草擬並捐贈給RISC-V基金會的DSP指令集(RISC-V P-extension),晶心科技提供了強大的解決方案以應對新市場並進一步豐富其RISC-V產品陣容。

使用多個處理器並行運作能使人工智慧、先進駕駛輔助系統(ADAS)等需要高度運算能力的應用大幅提高性能。 此外,硬體的快取記憶體一致性管理讓多核CPU系統的軟體設計工作大為簡化。晶心推出的A25MP和AX25MP可支持多達四個CPU核心。它們在各CPU的第一級快取記憶體之間維持有效率的快取一致性、並包含可選配的共用第二級快取記憶體控制器、也支持與無快取主控器間的記憶體一致性管理。A25MP和AX25MP具備對Linux對稱式多處理(SMP)架構的支持,加上它們在被廣泛使用的28奈米製程下能運行高達1.2GHz,這讓RISC-V處理器的性能提升到更高的水平以應用到更廣闊的市場。

對許多處理例如語音、音頻和圖像等數位訊號的嵌入式應用,僅使通用型指令集是不夠的,它們所需要的是高效能DSP指令集。為回應對RISC-V ISA中DSP功能的高度需求,身為RISC-V基金會的創始成員,晶心科技藉由擔任RISC-V基金會P-extension專案群組(Task Group)的主席,並捐贈其已經過業界實證的DSP / SIMD指令集架構(ISA)來制定DSP指令集標準。晶心科技這次新推出的A25MP和AX25MP核心已支援P-extension初稿。儘管P-extension規格仍在初稿階段,但其來源是晶心科技客戶們過去數年已經量產近億顆系統晶片、並成功通過市場考驗的晶心自有DSP 指令集。晶心具DSP功能的處理器方案包括了編譯器、DSP 函式庫和模擬器等完整支持工具。它們使用於多工串接卷積神經網路(MtCNN)人臉偵測演算法的PNet上時加速了超過7倍之多。當使用CIFAR-10這組常用於訓練機器學習和電腦視覺演算法的圖像來執行圖像分類性能評比測試時,它們更將性能提升了一個數量級以上。

「十多年來,晶心一直是CPU IP的主要供應商之一,也是RISC-V核心的領導供應商,其最新的N22系列和N25系列核心皆可滿足對極精簡和高性能RISC-V處理器不斷增長的需求。」晶心科技總經理林志明表示,「目前已有超過150家公司獲得了AndesCore™處理器IP的授權,而且採用晶心架構晶片全球累計出貨量多達數十億顆。」

晶心科技技術長暨資深執行副總經理蘇泓萌博士進一步指出:「A25MP和AX25MP RISC-V多核心處理器的推出是晶心與RISC-V陣營的重大進展。基於晶心成功的處理器解決方案和深厚的開發能力,這些功能強大、具有複雜DSP和浮點指令的多核處理器IP讓RISC-V架構在處理器產業中向前邁出了重要一步。更振奮人心的是,晶心的RISC-V解決方案自推出以來就迅速被業界採用。我們因此希望各個產業都能從這些RISC-V基金會以及晶心科技開創的發展中受益。」

隨著A25MP和AX25MP的推出,先前已發布支持Linux和浮點運算的32位元A25和64位元AX25也同時升級支持DSP 指令集。另外晶心也推出了32位元的D25F處理器;這是一款沒有分頁記憶體管理單元(MMU)和監督模式(S-mode)的25系列處理器,適合於處理不需要執行Linux的DSP應用。所有這些處理器IP都具有和25系列處理器相同的高效率管線架構,以及支持用於設計客製化指令的強大ACE工具。

欲了解更多關於多核的A25MP/AX25MP、升級的A25/AX25、新推出的D25F、以及RISC-V P-extension DSP/SIMD ISA的最新發展,請參閱晶心官網 www.andestech.com或洽 sales@andestech.com。

Continue Reading晶心科技推出RISC-V多核心處理器及DSP指令集